L'équipe R&D

Édith KUSSENER

Enseignant-chercheur, HDR

Researcher ID : B-3129-2010
HAL : 708793
Campus : Toulon

+ 33 4 94 03 89 50 / 33 6 74 52 12 98
edith.kussener@yncrea.fr

La recherche est variée, elle est engagée, et c’est une source de jouissance.

Cœur de métier

Edith Kussener est enseignant-chercheur à l’ISEN Yncréa. Dans le cadre de ses activités pédagogiques, elle est responsable du cycle ingénieur (années 4 et 5). Elle travaille également en étroite collaboration avec le Service international pour gérer les flux entrants et sortants d’étudiants de niveau master. Edith est responsable du cours de microélectronique sur la quatrième et cinquième année. Ces cours détaillent les très basses puissances, les très basses tensions et vont jusqu’à expérimenter leurs applications. Enfin, Edith gère le cours d’électronique générale qui est le premier cours dispensé aux étudiants qui accèdent au cycle ingénieur.

Prospective

Actuellement, les recherches sont axées sur la domotique : alarmes indépendantes, capteurs indépendants… Toute l’énergie demandée par les IoTs et tous les pokes qu’ils génèrent est conséquente. Le futur, c’est de rendre un système entièrement autonome en énergie. Pourquoi ne pas introduire le eharvesting ou des panneaux solaires embarqués sur des objets tels que le téléphone ou les véhicules autonomes, voire les fusées ! Pour Edith Kussener, d’ici 20 ou 30 ans, l’idéal serait d’avoir toute la partie électronique des systèmes quasiment en autonomie pleine. Pour ce faire, l’utilisation de l’intelligence artificielle peut être une bonne piste à approfondir. Edith a un credo : la recherche est variée, elle est engagée, et c’est une source de jouissance.

360°

Edith Kussener a l’habilitation à diriger des recherches (HDR) et accompagne les doctorants. En ce moment, elle suit trois doctorants. Le premier travaille chez STMicroelectronics, le second à l’Université de Toulon et le troisième chez Step AT. Leurs trois sujets d’étude sont connexes et sont dirigés sur les faibles puissances et les basses consommations, la sécurité, l’optimisation de tension et la conception de systèmes autonomes en termes d’énergie. Ces vingt dernières années, Edith a activement continué son activité de recherche et a publié régulièrement. Edith est diplômée ingénieure ISEN et a débuté sa carrière chez STMicroelectronics. Le but de ses travaux était d’intégrer les premiers régulateurs sur les cartes à puce et d’équiper l’ensemble des systèmes. Partant de là, il est devenu évident qu’il fallait optimiser en puissance les systèmes. Aujourd’hui l’enjeu est triple : optimiser la puissance, la performance et la sécurité.

À propos de moi

Après un diplôme d’Ingénieur ISEN, j’ai souhaité poursuivre mes études dans la recherche, domaine si fascinant, grace à la réalisation d’une thèse en Entreprise. Ce choix était mené par un souhait découvrir aussi bien l’innovation, la recherche et l’application directe au produit. C ‘est ainsi que j’ai réalisé ma Thèse à STMicroelectronics au sein de la division Smartcard dont le sujet était de concevoir et d’implémenter les premiers convertisseurs DC / DC au sein des produits à carte à puce. Depuis 2002, j’ai intégré l’ISEN et le laboratoire IM2NP en tant qu’Enseignant Chercheur. Travail passionnant qui allie la pédagogie et la recherche. Au terme de ces quelques annes au sein de la structure , ou j’ai pu évoluer dans différentes responsabilités, j’ai pu poursuivre cette implication auprès des étudiants dans différents enseignements (toujours très proches des aspects novateurs de la recherche) mais aussi dans la recherche avec l’encadrent de doctorants, de participations à des projets ambitieux, de valorisation en terme de publications, de brevets, ou de participation à différentes entités de reviewing. Sans recherche, la formation serait autre… Il est donc nécessaire de s’y atteler.

Domaines d'expertise

Mon coeur d’expertise est la conception de circuit analogique intégré, soit sur Silicium.
Toutefois, de façon plus général, mes domaines d’expertises sont :

  • Low power : Comment concevoir des circuits ne consommant rien en analogique. Un vrai défi au quotidien lorsque l’on a besoin d’alimenter des processeurs toujours plus gourmands.
  • Sécurité: Toute application est associée à une sécurité dédiée. Sécurité qui doit être aussi discrete que performante. Les solutions analogiques complètent parfaitement les apports liés aux solutions numériques (AES, DPA, etc..). La difficulté est de réaliser une solution intégrable (n’utilisant pas de composants externes) performante
  • Autonomie : Lorsque l’on touche les applications basses consommations, le cap à franchir vers l’autonomie est réduit. Pour cela, la prise en compte de l’ensemble des sources d’énergie à notre disposition (solaire, éolien, vibratoire, Wifi, BLE) permet d’assurer l’alimentation des capteurs low power en utilisant un pilotage habile. L’utilisation de MPPT associé à une gestion des ressources (IA, Management à la volée) est indispensable.

Activités de recherche et développement

Quelques projets Phares:

  • MAGE: Projet impliquant STM, CEA, LIRMM, LETI, IM2NP qui s’est découpé en plusieurs phases. Objectif de notre participation étant d’introduire le multicanal en alimentation et en sécurisation (classement des données sensibles et traitement de ces dernières).
  • FUI RESET: En prolongation au projet MAGE, un projet comprenant l’implémentation d’un oscillateur chaotique sécurisé a été réalisé. L’objectif etait de concevoir la solution sécuritaire et de la tester par un laboratoire partenaire en terme d’attaquabilité.
  • Autres projets: Catrène RESET, Catrène IoTize

Direction de thèse :

  • Etude et conception de solutions analogiques basses puissances innovantes et optimisation de la gestion d’énergie de circuits dédiés aux modes « nano power » d’un microcontrôleur
  • Du Big Data à l’embedded haute performance : étude d’un système de mesure et suivi environnemental
  • Optimisation et Gestion de l’énergie par module BMS multi-sources en e harvesting
  • Modélisation RF
  • Caractérisation sécuritaire de circuits basse consommation face aux attaques par laser
  • Durcissement sécuritaire de circuits à basse et ultra basse consommations
  • Conception système, dimensionnement de la chaine de conditionnement et de traitement, co-intégration MEMS+ASIC 3D
  • Etude d’une solution de localisation dans un réseau de capteurs sans fil
  • Générateur de suites binaires aléatoires à basse consom- mation. Approche conception
  • Conception de solutions basses puissances et optimisation de la gestion d’énergie de systèmes dédiés aux applications mixtes
  • Méthodologie de conception nanowatt dédiée aux applications Smart-Card
  • Conception de Structures Analogiques Nanowatt en Technologie CMOS Standard
  • Conception d’un système d’alimentation intégré dédié à la sécurisation des cartes à puce

Liens

i

Publications

Journaux – nb. 10:

  • Bartelemy, V. Gies, S. Meillere, R. Vauché, E. Kussener, M. Fourniol – ‘’ CMOS voltage & current feedback opamps: a comparison between two similar topologies’’ – International Journal of Electronics, 2018 (review)
  • Couraud, T. Deleruyelle, E. Kussener and R. Vauché – ‘’Real-Time Impedance Characterization Method for RFID-Type Backscatter Communication Devices’’ – IEEE Transactions on Instrumentation and Measurement, vol. 67, no. 2, pp. 288-295, Feb. 2018. doi: 10.1109/TIM.2017.2769224
  • !N. Borrel, C. Champeix, E. Kussener, W. Rahajandraibe, et al. – “Electrical model of an inverter body-biased structure in triple-well technology under pulsed photoelectric laser stimulation” – Microelectron. , pp. 1–8, 2015.
  • Borrel, C. Champeix, E. Kussener, W. Rahajandraibe, et al. – “Electrical model of a PMOS body biased structure in triple-well technology under pulsed photoelectric laser stimulation” – Phys. Fail. Anal. Integr. Circuits, 2015.
  • Borrel, C. Champeix, E. Kussener, W. Rahajandraibe, et al. – “Influence of triple-well technology on laser fault injection and laser sensor efficiency” – Int. Symp. Defect Fault Toler. VLSI Nanotechnol. Syst., p. 6, 2015.
  • Samir, E. Kussener, W. Rahajandraibe, L. Girardeau, Y.Bert, H. Barthélemy – ‘’A Sub-1-V, High Precision, Ultra Low Power, Process Trimmable, Resistorless Voltage Reference With Low Cost 90-nm Standard CMOS Technology’’ -Analog Integrated Circuit and Signal Processing Journal (AICSP), 2012
  • Telandro, E. Kussener, H. Barthélemy, A. Malherbe – ‘’A Bi-Channel Voltage Regulator Protecting Smart Cards Against Power Analysis Attacks’’ – Analog Integrated Circuit and Signal Processing Journal (AICSP), p. 275-285, 2009
  • Guigues, E. Kussener, B. Duval, H. Barthélemy – ‘’Moderate in-version : highlights for low voltage design ‘’- Lecture Notes in Computer Science (LNCS), Springer, vol. 4644, p. 413-422, 2007
  • Barthélemy, S. Meillere, E. Kussener – ‘’A CMOS sinusoidal oscillator based on current-controled current convoyers’’ – Electronics Letters, vol. 38, n¡21, p. 1254-1256, 2002
  • Barthélemy, E. Kussener – ‘’High speed voltage follower for standard BiCMOS technology’’- IEEE Trans. Circuits and Systems II, vol. 48, n¡ 7, p. 727-732, 2001

Brevets – nb. 6:

  • Rahajandraibe, S. Meillère, E. Kussener, H. Barthélemy – “Resistive Device Comprising a Silicon- Nanowire Comprising Strain Gauge and Method for Optimizing the Electrical Consumption of such a Device” – Brevet CNRS/USTV – Extension Internationale WO2013001081, June, 29, 2012.
  • Rahajandraibe, S. Meillere, E. Kussener, H. Barthelemy, – ‘’Méthode de polarisation des capteurs résistifs à nanofils de silicium en vue de réduire l’impact des bruits basses fréquences et la consommation’’ – Brevet CNRS/USTV, FR1155884, 30 juin 2011.
  • Telandro, F. Chaillan, E. Kussener – ‘’Generator of a pseudo-random digital flow’’ – US2006279366 – FR20050051377, 14 Dec. 2006
  • Telandro, A. Malherbe, E. Kussener – ‘’Secure Supply of an integrated circuit’’ – US2006176032, FR20050050366, 10 Oct. 2006
  • Telandro, A. Malherbe, E. Kussener – ‘’Scrambling of the current signature of an integrated circuit’’ – US2006176033, FR20050050367, 10 Aug. 2006
  • Kussener – ‘’Regulated voltage generator for integrated circuit’’ – US2002109491 FR20000011800, 08 Aug. 2002

Livre & Chapitres- nb. 3

Conférences internationales – nb. env. 65:

Activités d'enseignement

  • Responsable Cycle Master
  • Système embarqué cursus
  • Co-Gestion de la cellule internationale.

Enseignements: 

  • Cours Optimisation Integration & Low PowerCours Microélectronique de conception analogique et numérique 
  • Cours d’Electronique
  • Cours Théorique de conception de circuit analogique
  • Cours Power Management & e-harvestin
  • Encadrement projets Niveau Master 1&2
  • Participation projet électronique